課程名稱 |
高速介面積體電路設計 High-speed I/o Ic Design |
開課學期 |
102-2 |
授課對象 |
電機資訊學院 電子工程學研究所 |
授課教師 |
陳信樹 |
課號 |
EE5054 |
課程識別碼 |
921 U2480 |
班次 |
|
學分 |
3 |
全/半年 |
半年 |
必/選修 |
選修 |
上課時間 |
星期三2,3,4(9:10~12:10) |
上課地點 |
電二144 |
備註 |
總人數上限:80人 |
Ceiba 課程網頁 |
http://ceiba.ntu.edu.tw/1022EE5054_hsioic |
課程簡介影片 |
|
核心能力關聯 |
本課程尚未建立核心能力關連 |
課程大綱
|
為確保您我的權利,請尊重智慧財產權及不得非法影印
|
課程概述 |
本課程目的是讓學生了解於設計高速I / O時,所涉及的基本電氣問題和掌握基本技術方法來處理這些問題。問題將引入領域的信號,噪音管理,電源分配,時脈和同步。在每一個方面,將介紹根本問題和討論這些問題的工程解決方案。最後,也將介紹典型的信號電路。 |
課程目標 |
1 Overview of noise, signaling, power distribution, and timing issues.
2 Transmission line: Electrical models of wires. Lossless transmission line. Lossy lines. Multidrop buses. Balanced lines. Common and differential mode analysis. Time domain reflectometry (TDR).
3 Noise: Power supply noise. Crosstalk. Inter Symbol Interference (ISI). Managing noise. Noise budgets and Bit Error Rate (BER).
4 Signaling: Transmission modes. Differential signaling. Signaling over capacitive lines. Signaling over inductive lines. Signal encoding. Advanced signaling.
5 Power distribution: Load currents. Supply networks. Bypass capacitors. Local regulation. On-chip power distribution.
6 Timing: Signals, values, and events. Clock domains. Timing uncertainty: skew and jitter. Closed-loop timing: Measuring and canceling skew. Clock distribution: Off-chip distribution. On-chip distribution.
7 Signaling circuits: Terminations. Transmitter circuits. Receiver circuits. |
課程要求 |
預修科目: 電子學, 電路學, 電磁學
成績評量方式: Homework (15%), Midterm (25%), Final Report (60%) |
預期每週課後學習時數 |
|
Office Hours |
|
指定閱讀 |
待補 |
參考書目 |
教科書: “ Digital Systems Engineering” by William J. Dally and John W. Poulton,
Cambridge 1998.
參考書目: “High-Speed Signal Propagation” by H. Johnson & M. Graham,
Prentice Hall 2002.
“Analog Integrated Circuit Design” by T. C. Carusone, D. Johns and K. Martin,
2nd ed., Wiley 2011. |
評量方式 (僅供參考) |
|
週次 |
日期 |
單元主題 |
第1週 |
2/19 |
Syllabus; Ch1 Overview |
第2週 |
2/26 |
Ch3 Transmission Lines – Part I |
第3週 |
3/05 |
Ch3 Transmission Lines – Part I&II |
第4週 |
3/12 |
Ch3 Transmission Lines – Part II;
Ch5 PDN |
第5週 |
3/19 |
Ch5 PDN |
第6週 |
3/26 |
Ch5 PDN |
第7週 |
4/02 |
Spring break |
第8週 |
4/09 |
Ch5 PDN; Ch6 Noise |
第9週 |
4/16 |
Ch6 Noise |
第10週 |
4/23 |
Ch6 Noise; Ch7 Signaling |
第11週 |
4/30 |
Ch7 Signaling |
第12週 |
5/07 |
Ch8 Advanced Signaling |
第13週 |
5/14 |
Ch11 Signaling Circuits |
第14週 |
5/21 |
Exam |
第15週 |
5/28 |
Review Exam |
第16週 |
6/04 |
Student Presentation I |
第17週 |
6/11 |
Student Presentation II |
|